type UAdcJsqrJextsel: RegField<Urt, Reg = Self::UAdcJsqr, URegField = Self::UAdcJsqrJextsel, SRegField = Self::SAdcJsqrJextsel, CRegField = Self::CAdcJsqrJextsel> + URwRwRegFieldBits
type SAdcJsqrJextsel: RegField<Srt, Reg = Self::SAdcJsqr, URegField = Self::UAdcJsqrJextsel, SRegField = Self::SAdcJsqrJextsel, CRegField = Self::CAdcJsqrJextsel> + SRwRwRegFieldBits
type CAdcJsqrJextsel: RegField<Crt, Reg = Self::CAdcJsqr, URegField = Self::UAdcJsqrJextsel, SRegField = Self::SAdcJsqrJextsel, CRegField = Self::CAdcJsqrJextsel> + CRwRwRegFieldBits
impl AdcJsqrJextsel<Adc1> for Adc1
[src]type UAdcJsqrJextsel = Jextsel<Urt>
type SAdcJsqrJextsel = Jextsel<Srt>
type CAdcJsqrJextsel = Jextsel<Crt>